时钟输入接受各种单端和差分逻辑电平,包括LVPECLLVDSHSTLCML和CMOS.
ADCLK846是一款针对低抖动和低功耗优化的1.2 GHz/250 MHzLVDS/CMOS扇出缓冲器.可配置范围为6 LVDS至12 CMOS输出,包括LVDS和CMOS输出的组合.两条控制线路用于确定固定模块输出是LVDS输出还是CMOS输出.
时钟输入接受各种单端和差分逻辑电平,包括LVPECLLVDSHSTLCML和CMOS.
表8提供用于各类连接的接口选项.SLEEP引脚使能睡眼模式以关断器件的电源.
这款器件采用24引脚LFCSP封装,工作温度范围为−40℃至+85℃的标准工业温度范围.
表8提供用于各类连接的接口选项.SLEEP引脚使能睡眼模式以关断器件的电源.
这款器件采用24引脚LFCSP封装,工作温度范围为−40℃至+85℃的标准工业温度范围.